Half Adder adalah suatu rangkaian penjumlahan system bilangan biner yang paling sederhana. Rangkaian ini hanya dapat digunakan untuk operasi penjumlahan data bilangan biner sampai 1 bit saja. Rangkaian Half Adder memiliki 2 terminal input untuk 2 bariabel bilangan biner 2 terminal output, yaitu SUMMARY OUT (SUM) dan CARRY OUT (CARRY).
Percobaan Full Adder :
· Alat yang digunakan
o IC 74LS32, IC 74LS08, dan IC 74LS86
o Breadboard
o Adaptor
o Led (2 buah)
o Resistor 150 ohm (1 buah)
o Kabel jumper 18 buah
· Langkah kerja
o Pasang IC 74LS32, IC 74LS08, IC 74LS86 pada bagian tengah breadboard
o Atur adaptor pada posisi 4,5 volt
o Pasang adaptor pada breadboard
o Hubungkan kaki ke-14 dari IC ke bagian VCC pada ketiga IC
o Hubungkan kaki ke-7 dari IC ke bagian Ground (GND) pada ketiga IC
o Pasang kabel 1 sebagai input pada gerbang Ex-Or 1 menjadi SUM dan di cabang pada gerbang And yang menjadi inputan pertama
o Pasang kabel 2 sebagai input pada gerbang Ex-Or 1 dan di cabang pada gerbang And yang menjadi inputan ke dua
o Pasang kabel 3 sebagai input pada gerbang Ex-Or 2 dan di cabang pada gerbang And
o Hasil gerbang Ex-Or 1 menjadi input pada gerbang Ex-Or kedua
o Hasil gerbang And 1 dan 2 menjadi input pada gerbang Or menjadi CARRY
· Gambar diagram
· Tabel kebenaran
Input | | Output | |
A | B | Carry | Sum |
0 | 0 | 0 | 0 |
0 | 1 | 0 | 1 |
1 | 0 | 0 | 1 |
1 | 1 | 1 | 0 |
Percobaan Half Adder :
· Alat yang digunakan
o IC 74LS32, IC 74LS08, dan IC 74LS04
o Breadboard
o Adaptor
o Led (2 buah)
o Resistor 150 ohm (1 buah)
o Kabel jumper 15 buah
· Langkah kerja
o Pasang IC 74LS32, IC 74LS08, IC 74LS86 pada bagian tengah breadboard
o Atur adaptor pada posisi 4,5 volt
o Pasang adaptor pada breadboard
o Hubungkan kaki ke-14 dari IC ke bagian VCC pada ketiga IC
o Hubungkan kaki ke-7 dari IC ke bagian Ground (GND) pada ketiga IC
o Pasang kabel 1 sebagai input pada gerbang And 1 dan di cabang pada gerbang Or yang menjadi inputanpertama
o Pasang kabel 2 sebagai input pada gerbang And 1 dan di cabang pada gerbang Or yang menjadi inputan ke dua
o Hasil gerbang And menjadi Carry dan di cabang sebagai input pada gerbang Not dan menjadi input pada gerbang And yang ke dua
o Hasil pada gerbang Or menjadi input pada gerbang And ke dua
o Hasil gerbang And yang ke dua menjadi Sum
· Gambar diagram
· Gambar skema pengkabelan
· Tabel kebenaran
Input | | | Output | |
A | B | Carry In | Carry | Sum |
0 | 0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 | 1 |
0 | 1 | 0 | 0 | 1 |
0 | 1 | 1 | 1 | 0 |
1 | 0 | 0 | 0 | 1 |
1 | 0 | 1 | 1 | 0 |
1 | 1 | 0 | 1 | 0 |
1 | 1 | 1 | 1 | 1 |